免费一看一级欧美-免费一区二区三区免费视频-免费伊人-免费影片-99精品网-99精品小视频

曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統(tǒng)一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業(yè)
芯片設(shè)計/大規(guī)模集成電路VLSI系列
   芯片、集成電路設(shè)計系列二培訓課程表

        培訓結(jié)束后頒發(fā)工程師培訓證書。

   班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576( 微信同號)

        為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人。人手一機,全程實踐。

   上課時間和地點

          上課地點:【上海】:同濟大學(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
          本課程每期班限額5名,報滿即停止報名,請?zhí)崆霸诰或電話預約

   課時
        ◆課時:咨詢在線客服
        ◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學生憑學生證,即使一個人也優(yōu)惠500元。
        
        ☆注重質(zhì)量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

        專注高端培訓15年,端海提供的證書得到本行業(yè)的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設(shè)備請點擊這兒查看★
   質(zhì)量保障

        1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在下期培訓班中重聽;
        2、培訓結(jié)束后,授課老師留給學員聯(lián)系方式,保障培訓效果,免費提供課后技術(shù)支持。
        3、培訓合格學員可享受免費推薦就業(yè)機會。

   課程大綱
        全部授課內(nèi)容均在計算機和實驗器材上實際操作。 周末班、連續(xù)班、晚班任選

芯片、集成電路設(shè)計系列一培訓課程表

 

序號

最近開課時

芯片、集成電路設(shè)計系列培訓班

D1
大型RISC處理器設(shè)計培訓班 大型RISC處理器設(shè)計培訓
2020年3月16日
5天;
30學時
D2
ADC/DAC培訓班 本課程講授數(shù)據(jù)轉(zhuǎn)換器的特性、結(jié)構(gòu)、組成單元、設(shè)計要點、校準技術(shù)、低功耗設(shè)計技術(shù)以及設(shè)計實例等內(nèi)容,通過本課程的學習,可以基本掌握數(shù)據(jù)轉(zhuǎn)換器的設(shè)計原理、設(shè)計方法、關(guān)鍵電路設(shè)計點等,提高數(shù)據(jù)轉(zhuǎn)換器設(shè)計的一次成功率。
2020年3月16日
5天;
30學時
D3
RTL code與SOC關(guān)鍵技術(shù)培訓班
“RTL code與SOC關(guān)鍵技術(shù)”課程為數(shù)字集成電路前端設(shè)計的專題進階類課程,內(nèi)容包含SOC設(shè)計、RTL代碼風格、RTL code與VLSI體系架構(gòu)、專題針對性LAB等內(nèi)容;并在此基礎(chǔ)上講授提高設(shè)計效率、電路調(diào)試技巧以及電路優(yōu)化等高級話題。幫助學員掌握基于SYNOPSY EDA TOOLS構(gòu)成的完整ASIC設(shè)計流程。通過本課程的學習,學員能夠熟悉典型數(shù)字SOC設(shè)計,RTL代碼風格編寫,并具備中級以上的數(shù)字電路設(shè)計水平。
2020年3月16日
5天;
30學時
D4
數(shù)字集成電路前端多時鐘設(shè)計專題班 本次課程講授PLL原理,結(jié)構(gòu),應(yīng)用,各功能模塊以及頂層具體實現(xiàn)方案。通過本課程培訓,學員可以掌握PLL的設(shè)計流程,并且能夠按照設(shè)計指標要求,實現(xiàn)PLL的設(shè)計與仿真,掌握PLL中關(guān)鍵模塊的設(shè)計方法以及提高性能的具體方案。
2020年3月16日
5天;
30學時
D5
PLL設(shè)計實戰(zhàn)提高班 本次課程講授PLL原理,結(jié)構(gòu),應(yīng)用,各功能模塊以及頂層具體實現(xiàn)方案。通過本課程培訓,學員可以掌握PLL的設(shè)計流程,并且能夠按照設(shè)計指標要求,實現(xiàn)PLL的設(shè)計與仿真,掌握PLL中關(guān)鍵模塊的設(shè)計方法以及提高性能的具體方案。
2020年3月16日
5天;
30學時
D6
模擬高級培訓班 模擬高級培訓
2020年3月16日
5天;
30學時
數(shù)字設(shè)計初、中級培訓班 數(shù)字設(shè)計初、中級培訓
2020年3月16日
5天;
30學時
D7
數(shù)字設(shè)計高級培訓班

本課程將向?qū)W生提供集成電路設(shè)計的理論與實例相結(jié)合的培養(yǎng)訓練,講述包括電路設(shè)計與仿真、版圖設(shè)計和驗證以及寄生參數(shù)提取的完整全定制集成電路設(shè)計流程以及CADENCE與IC制造廠商的工藝庫配合等內(nèi)容。通過系統(tǒng)的理論學習與上機實踐,學生可掌握集成電路設(shè)計流程以及各階段所使用的工具,并能進行集成電路的設(shè)計工作。

2020年3月16日
5天;
30學時
D8
數(shù)字IC前端設(shè)計高級培訓班 本課程講授基于Synopsys EDA tools構(gòu)成的ASIC/SOC數(shù)字電路前端開發(fā)流程,授課內(nèi)容包括電路開發(fā)前期的系統(tǒng)定義、功能劃分、RTL代碼編寫技巧、驗證平臺TestBench編寫技巧、電路仿真技巧、ASIC綜合技術(shù)、ASIC靜態(tài)時序分析技術(shù)、DFT設(shè)計等。學員通過運用數(shù)字邏輯、硬件描述語言完成一個中等規(guī)模的專題項目設(shè)計,在課程過程中掌握數(shù)字集成電路的coding、仿真、綜合、靜態(tài)時序分析、可測性設(shè)計、一致性驗證等一系列數(shù)字電路前端流程中的設(shè)計技巧,最終使學員達到能獨立完成中等規(guī)模電路模塊的前端設(shè)計水平。
2020年3月16日
5天;
30學時
D9
Synopsys 軟件培訓班(上) 本課程可幫助IC工程師進一步全面系統(tǒng)地理解IC設(shè)計概念與方法。培訓將采用Synopsys公司相關(guān)領(lǐng)域的培訓教材,培訓方式以講課和實驗穿插進行。Synopsys Formality;Synopsys Prime Time 1;Synopsys Prime Time 2;TetraMAX 1;TetraMAX 2: DSMTest ATPG
2020年3月16日
5天;
30學時
D10
Synopsys 軟件培訓班(下) DFT Compiler 1;HSPICE Essentials;HSPICE Advanced Topics;Design Compiler 1;Lynx Design System;Specman Elite Basics for Verification Environment Users
2020年3月16日
5天;
30學時
D11
集成電路版圖設(shè)計師中、高級培訓班 集成電路工藝制造;集成電路設(shè)計EDA軟件;芯片物理結(jié)構(gòu)分析;版圖編輯;邏輯分析;物理驗證;芯片物理結(jié)構(gòu)分析;版圖編輯
2020年3月16日
5天;
30學時
D12
CPU源代碼分析與芯片設(shè)計及Linux移植 全面系統(tǒng)地講解了CPU的芯片設(shè)計技術(shù)。書中詳細分析了開放源代碼32位RISC CPU(or1200)的源代碼、編譯器的移植、Linux操作系統(tǒng)的移植,介紹了CPU源代碼在FPGA上的實現(xiàn)方法,說明了CPU芯片的全定制設(shè)計方法。
2020年3月16日
5天;
30學時
D13
聚焦離子束(FIB)技術(shù)在芯片設(shè)計及加工過程中的應(yīng)用 聚焦離子束(FIB)技術(shù)在芯片設(shè)計及加工過程中的應(yīng)用
2020年3月16日
5天;
30學時
D14
SpringSof/tLaker模擬與混合信號版圖設(shè)計培訓 SpringSof/tLaker模擬與混合信號版圖設(shè)計培訓
2020年3月16日
5天;
30學時
D15
先進IC設(shè)計技術(shù)培訓班 先進IC設(shè)計技術(shù)培訓
2020年3月16日
5天;
30學時
D16
Cadence納米集成電路設(shè)計新技術(shù)培訓班 Cadence納米集成電路設(shè)計新技術(shù)培訓班
2020年3月16日
5天;
30學時
D17
集成電路設(shè)計驗證與失效分析案例 集成電路設(shè)計驗證與失效分析案例
2020年3月16日
5天;
30學時
D18
IC版圖設(shè)計中EDA工具定制應(yīng)用 IC版圖設(shè)計中EDA工具定制應(yīng)用
2020年3月16日
5天;
30學時
D19
IC 測試培訓班 IC 測試培訓
2020年3月16日
5天;
30學時
D20
集成電路設(shè)計與驗證(模塊)培訓班 采用IC設(shè)計理論與設(shè)計實例相結(jié)合的方法,講授IC設(shè)計與仿真、版圖設(shè)計與驗證的完整全定制集成電路設(shè)計流程,包括Cadence Spectre-RF,ADE,AMS和Virtuoso設(shè)計環(huán)境,Cadence與IC制造廠商的工藝庫配合等培訓與上機實習。講授深亞微米集成電路工藝與器件,CMOS基本單元和時序電路的設(shè)計與實例,射頻集成電路(RFIC)設(shè)計相關(guān)的基本知識,無線通信系統(tǒng)收發(fā)信機結(jié)構(gòu),RFIC基本功能模塊LNA、Mixer和VCO等的設(shè)計方法,RFIC設(shè)計實例。講授基于Cadence平臺的全定制IC設(shè)計流程,包括原理圖仿真、版圖設(shè)計和版圖驗證。 2020年3月16日 5天;
30學時
D21
Cadence Silicon Ensemble自動布局布線與VCS仿真 Cadence Silicon Ensemble自動布局布線與VCS仿真 2020年3月16日 5天;
30學時
D22
Synopsys Chip Synthesis設(shè)計邏輯綜合與DFT Compiler培訓 Synopsys Chip Synthesis設(shè)計邏輯綜合與DFT Compiler培訓 2020年3月16日 5天;
30學時
D23
Synopsys Prime Time靜態(tài)時序分析與ModelSim高級仿真培訓 Synopsys Prime Time靜態(tài)時序分析與ModelSim高級仿真培訓 2020年3月16日 5天;
30學時
D24
PrimeRail培訓 PrimeRail培訓 2020年3月16日 5天;
30學時
D25
“IC版圖員”培訓班 “IC版圖員”培訓 2020年3月16日 5天;
30學時
D26
集成電路前端及后端設(shè)計
集成電路前端及后端設(shè)計 2020年3月16日 5天;
30學時
D27
芯片設(shè)計、實現(xiàn)與FPGA驗證 芯片設(shè)計、實現(xiàn)與FPGA驗證 2020年3月16日 5天;
30學時
D28
電路設(shè)計
電路設(shè)計 2020年3月16日 5天;
30學時
D29
Cadence IC61的數(shù)模混合電路培訓班 candence IC61的數(shù)模混合電路培訓班 2020年3月16日 5天;
30學時
D30
混合信號IC設(shè)計流程培訓 混合信號IC設(shè)計流程培訓 2020年3月16日 5天;
30學時
D31
模擬集成電路版圖設(shè)計培訓 模擬集成電路版圖設(shè)計培訓 2020年3月16日 5天;
30學時
D32
Modelsim高級調(diào)試技術(shù)培訓 Modelsim高級調(diào)試技術(shù)培訓 2020年3月16日 5天;
30學時
D33
Incisive功能驗證培訓 Incisive功能驗證培訓 2020年3月16日 5天;
30學時
D34
利用FPGA Advantage設(shè)計可編程器件 培訓 利用FPGA Advantage設(shè)計可編程器件 培訓 2020年3月16日 5天;
30學時
D35
Calibre 物理驗證 培訓 Calibre 物理驗證 培訓 2020年3月16日 5天;
30學時
D36
The advanced design flow for Nanometer analog applications The advanced design flow for Nanometer analog applications 2020年3月16日 5天;
30學時
D37
SystemVerilog Assertions培訓 SystemVerilog Assertions培訓 2020年3月16日 5天;
30學時
D38
SystemVerilog Testbench 培訓 SystemVerilog Testbench 培訓 2020年3月16日 5天;
30學時
D39
Low-Power Implementation培訓 Low-Power Implementation培訓 2020年3月16日 5天;
30學時
D40
PT-SI 培訓 PT-SI 培訓 2020年3月16日 5天;
30學時
D41
Design Compiler 1 培訓 Design Compiler 1 培訓 2020年3月16日 5天;
30學時
D42
ASIC物理驗證-Calibre培訓 ASIC物理驗證-Calibre培訓 2020年3月16日 5天;
30學時
D43
TetraMAX? 1 培訓 TetraMAX? 1 培訓 2020年3月16日 5天;
30學時
D44
IC Compiler 1 培訓 IC Compiler 1 培訓 2020年3月16日 5天;
30學時
D45
ConvergenSC 培訓 ConvergenSC 培訓 2020年3月16日 5天;
30學時
D46
Custom Designer培訓班 Custom Designer培訓班 2020年3月16日 5天;
30學時
D47
DFT Compiler培訓班 DFT Compiler培訓班 2020年3月16日 5天;
30學時
D48
FineSim Essentials培訓班 FineSim Essentials培訓班 2020年3月16日 5天;
30學時
D49
Formality培訓班
Formality培訓班 2020年3月16日 5天;
30學時
D50
IC Compiler 2-CTS培訓班 IC Compiler 2-CTS培訓班 2020年3月16日 5天;
30學時
D51
Low Power Flow HLD (Front End)培訓班 Low Power Flow HLD (Front End)培訓班 2020年3月16日 5天;
30學時
D52
SystemVerilog Testbench培訓班 SystemVerilog Testbench培訓班 2020年3月16日 5天;
30學時
D53
SystemVerilog VMM培訓班 SystemVerilog VMM培訓班 2020年3月16日 5天;
30學時
D54
TetraMAX 2-OSM testATPG培訓班 TetraMAX 2-OSM testATPG培訓班 2020年3月16日 5天;
30學時

主站蜘蛛池模板: 大学生久久香蕉国产线观看 | 日一区二区三区 | 日韩在线视频线视频免费网站 | sese天堂| 无毒不卡 | 香蕉视频免费播放 | 午夜视频免费在线播放 | 日韩精品高清在线 | 国产精品国产三级国产专区不 | 日产精品卡2卡三卡乱码网站 | 国产一级做a爰片在线看免费 | 亚洲日韩在线视频 | 污污成人一区二区三区四区 | 免费看国产片 | 四色6677最新永久网站 | 成人免费观看的视频黄页 | 嗯啊秘书办公室呻吟浪荡 | 视频一区二区在线播放 | 亚洲免费影视 | 99久女女精品视频在线观看 | 四虎影视最新网址 | 热re久久精品国产99热 | 久久9精品 | 欧美激情一区二区三区在线 | 天天干天天色综合网 | 久久毛片免费看一区二区三区 | 欧美在线观看一区二区 | 国产在线91观看免费观看 | 久久国产精品高清一区二区三区 | 九色最新网址 | 中文字幕免费人成乱码中国 | 欧美精品伊人久久 | 麻豆成人久久精品二区三区小说 | 国产一级在线现免费观看 | 高清视频 一区二区三区四区 | 午夜欧美成人香蕉剧场 | 天天操免费视频 | 岛国大片免费 | 欧美在线观看高清一二三区 | 欧美黑人巨大xxxxx视频 | 国产精品探花一区在线观看 |