班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào)) |
每期人數(shù)限3到5人。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開(kāi)課時(shí)間(周末班/連續(xù)班/晚班):2020年3月16日 |
實(shí)驗(yàn)設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
質(zhì)量保障 |
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng);
2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費(fèi)提供課后技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
課程大綱 |
|
- FPGA培訓(xùn)(CPLD培訓(xùn))
??
FPGA培訓(xùn)(CPLD培訓(xùn))
?
?
課程背景
本培訓(xùn)課程主要幫助學(xué)員進(jìn)行 CPLD/FPGA 的系統(tǒng)學(xué)習(xí),以工程實(shí)踐為例,深入探討目前業(yè)界最新、最流行的器件,講授業(yè)界最優(yōu)秀的集成環(huán)境,最簡(jiǎn)潔的開(kāi)發(fā)流程,和業(yè)界最流行的軟處理技術(shù)。每次課程都配有相關(guān)實(shí)驗(yàn),實(shí)驗(yàn)可以在ALTERA和XILINX兩個(gè)公司的FPGA硬件平臺(tái)上進(jìn)行,培訓(xùn)學(xué)員可以根據(jù)自身情況選擇開(kāi)發(fā)環(huán)境。通過(guò)實(shí)驗(yàn),學(xué)員可以更好的理解消化課堂知識(shí),工程實(shí)踐水平會(huì)得到迅速提高
- ?教學(xué)目標(biāo)
培養(yǎng)學(xué)員熟練掌握和使用基于CPLD/FPGA的數(shù)字系統(tǒng)開(kāi)發(fā)工具、開(kāi)發(fā)流程(ALTERA和XILINX可選),能夠獨(dú)立解決開(kāi)發(fā)中常見(jiàn)問(wèn)題,能夠自主進(jìn)行成熟的基于CPLD/FPGA的數(shù)字系統(tǒng)設(shè)計(jì)。
- ?任課教師
課 程 大 綱
課 程 內(nèi) 容
?
硬件描述語(yǔ)言(Verilog HDL / VHDL)基本語(yǔ)法和實(shí)踐
CPLD/FPGA技術(shù)的發(fā)展歷史階段和代表技術(shù)
?
CPLD/FPGA 技術(shù)概念和發(fā)展現(xiàn)狀
?
單片機(jī),CPLD/FPGA,DSP的區(qū)別
?
與CPLD/FPGA設(shè)計(jì)相關(guān)數(shù)字電路基礎(chǔ)知識(shí)復(fù)習(xí)
?
cpld/fpga設(shè)計(jì)中幾個(gè)基本概念
?
使用quartusⅡ5.1設(shè)計(jì)數(shù)字電路的基本流程
?
CPLD/FPGA 典型應(yīng)用領(lǐng)域一:替代傳統(tǒng)數(shù)字電路
?
CPLD/FPGA 典型應(yīng)用領(lǐng)域二:接口控制器
?
CPLD/FPGA 典型應(yīng)用領(lǐng)域三:數(shù)字信號(hào)處理
?
FPGA 的設(shè)計(jì)流程和設(shè)計(jì)方法簡(jiǎn)介,包括原理圖、波形圖、狀態(tài)轉(zhuǎn)換圖及各種硬件描述語(yǔ)言簡(jiǎn)介
?
CPLD與FPGA的區(qū)別和各自的應(yīng)用領(lǐng)域
?
ALTERA公司FPGA的特點(diǎn)以及當(dāng)前流行的FPGA產(chǎn)品介紹
?
單點(diǎn)流水燈VERILOG HDL設(shè)計(jì)代碼講解
?
單片機(jī)通過(guò)CPLD擴(kuò)展外部IO口設(shè)計(jì)講解
?
CPLD/FPGA 的下載及內(nèi)部測(cè)試的配置與方法
?
幾種硬件描述語(yǔ)言的比較
?
Cpld/fpga數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)
?
FPGA設(shè)計(jì)規(guī)范
?
詳細(xì)介紹QuartusII軟件環(huán)境和使用方法
?
上機(jī)實(shí)踐(多點(diǎn)流水燈實(shí)驗(yàn))
?
VHDL 和Verilog HDL的各自特點(diǎn)和應(yīng)用范圍
?
Verilog HDL的抽象級(jí)別
?
Verilog HDL的幾個(gè)基本概念
?
Verilog HDL基本結(jié)構(gòu)語(yǔ)言要素與語(yǔ)法規(guī)則
?
如果設(shè)計(jì)可靠的組合邏輯電路以避免毛刺的產(chǎn)生
?
ALTERA公司芯片如何處理內(nèi)部三態(tài)電路
?
?
FPGA設(shè)計(jì)進(jìn)階及工程設(shè)計(jì)中應(yīng)該注意的問(wèn)題
典型的Verilog HDL代碼分析 1
?
典型的Verilog HDL代碼分析 2
?
上機(jī)實(shí)踐(用原理圖設(shè)計(jì)按鍵開(kāi)關(guān)燈實(shí)驗(yàn))
?
Verilog HDL 里面的Reg 和 Wire類型定義的用法和區(qū)別
?
Verilog HDL 里面的阻塞和非阻塞賦值的用法和區(qū)別
?
Verilog HDL 和C語(yǔ)言的聯(lián)系和區(qū)別
?
Verilog HDL 里面的系統(tǒng)任務(wù)和函數(shù)的調(diào)用方法
?
Verilog HDL 里面最常用的兩個(gè)語(yǔ)句IF和CASE的使用方法和注意事項(xiàng)
?
Verilog HDL組合邏輯語(yǔ)句結(jié)構(gòu)和設(shè)計(jì)要點(diǎn)
?
Verilog HDL時(shí)序邏輯語(yǔ)句結(jié)構(gòu)和設(shè)計(jì)要點(diǎn)
?
Verilog HDL 程序設(shè)計(jì)中需要注意的問(wèn)題
?
典型電路設(shè)計(jì)實(shí)例,如雙向電路及三態(tài)控制電路設(shè)計(jì)
?
上機(jī)實(shí)踐(用原理圖設(shè)計(jì)時(shí)鐘實(shí)驗(yàn))
?
設(shè)計(jì)輸入方法(原理圖,波形圖,狀態(tài)轉(zhuǎn)換圖 ,HDL 語(yǔ)言, EDIF , LPM ,IP Core)
?
Verilog HDL 里面的任務(wù)(TASK) 和函數(shù)(FUNCTIONG)的聯(lián)系和區(qū)別
?
有限狀態(tài)機(jī)的設(shè)計(jì)原理及其代碼風(fēng)格
?
Verilog HDL 里面可綜合的代碼風(fēng)格
?
上機(jī)實(shí)踐(用verilog HDL語(yǔ)言設(shè)計(jì)時(shí)鐘實(shí)驗(yàn))
?
邏輯綜合的原則,可綜合的代碼設(shè)計(jì)風(fēng)格,設(shè)計(jì)優(yōu)化和設(shè)計(jì)方法如:速度優(yōu)化與面積優(yōu)化
?
功能仿真與時(shí)序仿真的區(qū)別和適用條件
?
結(jié)構(gòu)綜合和布局布線約束規(guī)則
?
?
FPGA工程設(shè)計(jì)實(shí)例和可編程邏輯設(shè)計(jì)指導(dǎo)原則以及FPGA最小系統(tǒng)設(shè)計(jì)方法
綜合報(bào)告的查看技巧
?
LogicLock(邏輯鎖定)技術(shù)
?
Signaltap在線邏輯分析儀調(diào)試技術(shù)
?
HDL代碼設(shè)計(jì)的仿真和調(diào)試技巧
?
FPGA硬件系統(tǒng)設(shè)計(jì)注意事項(xiàng)
?
12位串行輸入D/A轉(zhuǎn)換器DAC7513設(shè)計(jì)實(shí)例
?
上機(jī)實(shí)踐(12位D/A轉(zhuǎn)換器DAC7513實(shí)驗(yàn))
?
16位串行輸入D/A轉(zhuǎn)換器DAC7734設(shè)計(jì)實(shí)例
?
C51單片機(jī)與FPGA并行通信設(shè)計(jì)實(shí)例。
?
可編程邏輯設(shè)計(jì)指導(dǎo)原則
?
FPGA最小系統(tǒng)概念以及硬件系統(tǒng)的構(gòu)成,包括:FPGA主芯片電路設(shè)計(jì),JTAG 下載與調(diào)試接口,異步SRAM存儲(chǔ)器接口電路設(shè)計(jì),F(xiàn)LASH存儲(chǔ)器接口電路設(shè)計(jì),其他外圍電路設(shè)計(jì),電源,時(shí)鐘和復(fù)位電路設(shè)計(jì)
?
FPGA最小系統(tǒng)的調(diào)試方法和技巧
?
利用最小系統(tǒng)構(gòu)建復(fù)雜系統(tǒng)的方法
?
上機(jī)實(shí)踐(單片機(jī)與FPGA并行通信實(shí)驗(yàn))
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
? ?
?
?
?
?
?
"
|