借助FPGA在線修改能力,工程師隨時修改設(shè)計而不必改動硬件電路,大大縮短硬件設(shè)計時間;
用NIOSII 能添加功能模塊,定制專屬的芯片。FPGA能并發(fā)處理N路信號,因此信號不需要排隊,
在復(fù)雜的信號處理應(yīng)用中非常占優(yōu)勢,高速信號處理,視頻圖像處理。
培訓(xùn)大綱:
1:PWM發(fā)生器實驗通過基于時鐘分頻的PWM發(fā)生器,掌握仿真驗證與板級調(diào)試
2:按鍵消抖實驗掌握運用VERILOG語言,實現(xiàn)經(jīng)典的按鍵消抖實例從仿真驗證與板級調(diào)試全過程
3:流水燈實驗通過實際案例,掌握基于Johnson計數(shù)器的流水燈實驗
4:數(shù)碼管實驗通過實際案例,掌握數(shù)碼管驅(qū)動顯示實驗
5:顯示驅(qū)動實驗掌握運用VERILOG語言,VGA顯示驅(qū)動實例從仿真驗證與板級調(diào)試全過程
6:串口收發(fā)實驗掌握運用VERILOG語言,UART串口收發(fā)實驗從仿真驗證與板級調(diào)試全過程
7:鍵盤解碼實驗通過實際案例,掌握PS/2鍵盤解碼實驗
8:I2C實驗通過實際案例,掌握基于I2C通信的EEPROM讀/寫實驗
9:SRAM實驗通過實際案例,掌握掌握運用VERILOG語言實現(xiàn)SRAM讀/寫測試實驗
?